脉冲产生的重要多谐振荡器电路是什么?

多振动电路参考特殊的电路电子电路类型用于产生脉冲信号。这些脉冲信号可以是矩形或方波信号。它们通常有两种产出状态:高产出和低产出。多振动器的一个特殊特性是使用电阻和电容等无源元件来确定输出状态。

多谐振荡器电路
多谐振荡器电路

类型的Multi-Vibrators

一个。单稳态Multi-vibrator:单稳态多谐振荡器是多谐振荡器电路的类型,其输出仅为一个稳定状态。它也被称为单次多溶剂。在一个单稳态多域,输出脉冲持续时间由RC时间常数确定,并提供为:1.11 * R * C.


b。一个稳定的Multi-vibrator稳定振荡器是一个输出振荡的电路。它不需要任何外部触发,也没有稳定状态。它是一种再生振荡器。

c。双稳态多振动器双稳振荡器是一种具有高、低两种稳定状态的电路。通常需要一个开关来切换输出的高和低状态。

三种类型的多振动器电路

1.使用晶体管

一。单稳态Multi-vibrator

单稳态多振动电路
单稳态多振动电路

在上述电路中,在没有任何外部触发信号的情况下,晶体管T1的基极位于地电平,集电极处于较高的电位。因此,晶体管被切断。然而,晶体管T2的基极通过电阻从VCC获得正电压供应,晶体管T2被驱动到饱和。并且,由于输出引脚通过T2连接到地,它处于逻辑低电平。

当触发器信号被施加到晶体管T1的基极时,随着基极电流的增加,它开始导电。当晶体管导电时,集电极电压降低。同时电容C2的电压开始通过T1放电。这导致T2基端电位降低,最终T2被切断。由于输出引脚现在直接连接到正电源通过电阻:Vout是逻辑高水平。

一段时间后,当电容器完全放电时,它开始通过电阻充电。晶体管T2基极的电势开始逐渐增大,最终驱动T2导通。因此,输出再次处于逻辑低电平或电路回到稳定状态。

b。双稳态多谐振荡器

双稳态多谐振荡器电路
双稳态多谐振荡器电路

上述电路为双稳态多谐电路,具有两个输出,定义了电路的两种稳定状态。

起初,当开关位于A位置时,晶体管T1的基极处于地电位,因此它被切断。与此同时,晶体管T2的基极处于相对较高的电势,开始导电。这导致输出引脚1直接连接到地,并且Vout1处于逻辑低电平。T1采集器的输出引脚2直接连接到Vcc, Vout2处于逻辑高电平。

现在,当开关处于位置B时,晶体管动作反转(T1是导通,T2被切断)并且输出状态颠倒。

c。不稳多谐振荡器

不稳多谐振荡器电路
不稳多谐振荡器电路

上述电路是振荡器电路。假设,最初晶体管T1导通,T2在切断。输出2处于逻辑电平,输出1处于逻辑低电平。由于电容器C2开始通过R4充电,T2基极的电位逐渐增加,直到T2开始导通。这降低了其收集器电位,逐渐降低T1基部的电位,直到完全切断。

现在,随着C1通过R1充电,晶体管T1底部的电势开始增加,最终驱动它导通,整个过程重复。因此,输出是不断重复或振荡的。

除了使用bject,其他类型的晶体管也用于多振动器电路。

2.使用逻辑门

一。Mono-Stable Multi-Vibrator

Mono-Stable Multi-Vibrator电路
Mono-Stable Multi-Vibrator电路

最初电阻器两端的电势是在地平面上。这意味着非门的输入有一个低逻辑信号。因此,输出处于逻辑高水平。

由于与非门的输入均为逻辑高电平,输出为逻辑低电平,电路输出保持稳定状态。

现在,假设逻辑低信号被给予NAND门的一个输入之一,另一个输入处于逻辑高电平,栅极的输出是逻辑1,即正电压。由于R势差异,VR1处于逻辑高电平,因此NOT门的输出为逻辑0.由于该逻辑低信号反馈到NAND门的输入,其输出保持在逻辑1和电容器电压开始逐渐增加。这反过来导致电阻器上的电位掉落,即,VR1逐渐开始逐渐减小,并且在一个点处,它变低,使得逻辑低信号被馈送到不门的输入,并且输出再次处于逻辑高信号。输出保持在其稳定状态的时间段由RC时间常数确定。

b。觉得近振动器

不稳Multi-vibrator电路
不稳Multi-vibrator电路

最初,当给出电源时,电容器是不带电的,并且逻辑低信号被馈送到不门的输入。这会导致输出处于逻辑高电平。当该逻辑高信号被馈送回AND栅极时,其输出处于逻辑1.电容器开始充电,并且不栅极的输入电平增加,直到它达到逻辑高阈值,并且输出处于低电平。

同样,与门输出处于逻辑低电平(逻辑低输入被反馈),电容开始放电,直到其在非门输入的电位达到逻辑低阈值,输出再次切换回逻辑高电平。

这实际上是一种放松振荡电路

c。双稳态Multi-vibrator

双稳态多谐振荡器最简单的形式是SR锁存器,由逻辑门实现。

双稳态Multi-vibrator电路
双稳态Multi-vibrator电路

假设初始输出处于逻辑高电平(Set),输入触发信号处于逻辑低电平(Reset)。这使得与非门1的输出处于逻辑高电平。由于U2的两个输入都处于逻辑高电平,因此输出处于逻辑低电平。

由于U3的输入都处于逻辑高电平,因此输出处于逻辑低电平,即重置。在输入处的逻辑高信号发生相同的操作,并且电路改变0到1之间的状态。如看到用于多振动器的逻辑门的使用实际上是数字逻辑电路的示例。

3.使用555个定时器

555定时集成电路是最常用的脉冲产生IC,特别是脉冲宽度调制,用于多谐振荡器电路。

一。单稳态Multi-vibrator

单稳态multi-vibrator电路
单稳态multi-vibrator电路

为了在单稳态模式下连接555定时器,在放电引脚7和接地之间连接一个放电电容器。产生的输出的脉冲宽度是由电阻器R在放电管脚,Vcc和电容C之间的值决定的。

如果你意识到555定时器的内部电路,你必须意识到这一事实555定时器的作品用一个晶体管,两个比较器和一个SR触发器。

最初,当输出在逻辑低信号,晶体管T被驱动到导通和引脚7接地。假设一个逻辑低信号被应用到触发器输入或比较器的输入,因为这个电压小于1/3Vcc,比较器IC的输出变高,导致触发器复位,使输出现在处于逻辑低电平。

同时,晶体管被关闭,电容器开始通过VCC充电。当电容电压增加超过2 / 3VCC时,比较器2输出变高,导致SR触发器设置。因此,在由R和C值确定的一定时间段之后,输出再次处于其稳定状态。

b。不稳多谐振荡器

连接555定时器在稳定模式,引脚2和6被缩短和一个电阻连接引脚6和7。

不稳多谐振荡器电路
不稳多谐振荡器电路

最初,假设SR触发器的输出处于逻辑低电平。关闭晶体管,电容器以晶体管从RA和Rb开始对VCC充电,使得一次与比较器2的输入电压超过2 / 3VCC的阈值电压,并且比较器输出变高。这使得SR触发器以这样的方式设置为定时器输出处于逻辑低电平。

现在,晶体管是由其底部的逻辑高信号驱动到饱和的。电容通过Rb开始放电,当该电容电压低于1/3 Vcc时,比较器C2的输出处于逻辑高电平。这将重置触发器,定时器输出再次处于逻辑高电平。

双稳态Multi-vibrator c。

双稳态Multi-vibrator电路
双稳态Multi-vibrator电路

双稳态多振动器中的555计时器不需要使用任何电容器;相反,在接地和引脚2和4之间使用SPDT开关。

当开关位置是这样一种方式,引脚2和引脚6一起在地,比较器1的输出是逻辑低信号,而比较器2的输出是逻辑高信号。这将重置SR触发器,并且触发器的输出逻辑低。因此定时器的输出是逻辑高信号。

当开关位置是这样一种方式,引脚4,或复位引脚的触发器是接地的,SR触发器被设置,输出是逻辑高。定时器输出为逻辑低信号。因此,根据开关位置,可以得到高脉冲和低脉冲。

因此,这些是用于脉冲产生的基本多抗域电路。我们希望您对多振动器的了解了解。

这是所有读者的简单问题:

除了多振动器,还有哪些其他类型的电路用于产生脉冲?

3评论

  1. 呼叫和短信跟踪器 说:

    我知道这个网页展示的是基于质量的文章和其他信息,
    还有其他网站提供高质量的这类信息吗?

  2. 亚伯拉罕owoh我 说:

    我可以得到的项目主题说,设计和实施一个不间断电源供应系统从你们的人。如果我能在gmail上看到我的详细信息

  3. 特鲁迪 说:

    一个很棒的工作。inmoofatirn超级有帮助。

添加评论